< Terug naar vorige pagina

Project

Een ontwerpproces voor parallelle dataverwerking in embedded systemen.

In het toepassingsdomein van embedded systemen is er nood aan ontwerptechnieken voor parallelle dataverwerking in FPGA's. In dit project zal, aan de hand van een case studie rond patroonherkenning, een ontwerpproces worden ontwikkeld met behulp van een high-level synthesis tool. Dit zal leiden tot nieuwe generieke inzichten in het ontwerpproces voor FPGA-code, alsook tot het efficiënter ontwikkelen van algoritmes te gebruiken binnen experimenteel onderzoek in de deeltjesfysica.
Datum:1 jan 2013 →  31 dec 2014
Trefwoorden:EMBEDDED SYSTEMS, PARALLELLE DATAVERWERKING, FPGA, HOOG NIVEAU-SYNTHESE
Disciplines:Toegepaste wiskunde, Elementaire deeltjesfysica en hoge-energie fysica, Kwantumfysica, Communicatie, Communicatietechnologie, Elektronica, Nanotechnologie, Ontwerptheorieën en -methoden, Computer hardware, Computertheorie, Scientific computing, Andere computer ingenieurswetenschappen, informatietechnologie en mathematische ingenieurswetenschappen
Project type:Samenwerkingsproject