< Terug naar vorige pagina

Project

Vermogen-efficiënte breedband continue-tijd Delta-Sigma CMOS analoog-naar-digitaal omzetters voor draadloze communicatie

De steeds groter ontwikkeling van draadloze communicaties zet druk op de vereist van de Analoog-digitalomzetter in termen van hoog breedband en laag-vermogen comsumptie.Dit dorctoraat zal onderzoeken de realizatie van hoog-snelheid en energie-efficeint ADC in nanometer CMOS technologies.De eindoel is het verzoeken van architecturen die de voordelen van cd CMOS technologie scaling volledig exploiteren.In tegestelling met bestande onderzoekswerk over Delat-Sigma ADCs, is de kern-idee van dit onderzoek het gebruiken van een laag-vermogen SAR kwantiseringseenheid in plaats vande veelvermogengebruikend FLASH kwantiseringseenheid. Daardoor zal de vermogenefficientie van de gans converter grootendeels verbeterd worden.

Dit doctoraat dekt de volledig flow van het ontwerpen van de geintegreerd schakeling:
De onderzoekmethodologie gaat als volgt: 1. Het opstellen van de gedragsmodel voor de modulator architectuur en hun niet-idealiteiten.2. Systeem-niveau optimalisering vam de Delta-Sigm ADC door het aanpassen van de parameters van het systeem.3. Schakeling-niveau ontwerp en implementatie van de voorgestelde ADC prototype. Na tape-out, zal de geintegreerd schakeling meeten worden om de voorgesteld ontwerp te verifieren.De opgebouwd ervaring zou kunnen leiden tot andere ontwerpen uitgevoerd met dezeldfe ontwerpmethodologie.


 

Datum:6 okt 2016 →  31 aug 2020
Trefwoorden:Delta-Sigma ADC, Power Efficiency
Disciplines:Nanotechnologie, Ontwerptheorieën en -methoden
Project type:PhD project